# 计算机组成原理 实验3 高速缓存器设计

2025 · 春



### 实验目的

- 掌握全相联映射Cache的基本结构及工作原理
- 掌握全相联映射Cache的HDL实现方法
- · 认识Cache对计算机系统性能的影响



### 实验内容

- 在上一个实验的SoC工程中,设计实现全相联映射 ICache:
  - 1. 完成SoC工程中的 ICache 模块 (<u>ICache.v</u>)
  - 2. 主存大小为32KB,采用Block Memory存储介质(随机延迟)
  - 3. Cache大小为128B,块大小为32B,采用二维reg数组作为存储介质
  - 4. ICache对CPU是只读的,故只需处理读命中、读缺失
  - 5. 发生Cache块替换时,采用随机替换策略
  - 6. 测试并<u>比较</u>无ICache和有ICache时的测试<u>程序运行时间</u>,记录命中率



#### 1. 全相联映射方式

▶ 主存被分为n个块,每个块的大小均等于Cache数据块大小



> 主存地址格式:

主存块号块内偏移第几块块内哪个数据

➤ Cache地址: Cache块号 块内偏移

> 主存数据块可放在Cache内任意一块 —— 用主存块号作为tag来区分



#### 2. 地址分解

▶ 例: 主存大小为256KB, Cache大小为4KB, 数据块大小为128B

主存 256KB -> 主存地址18bit

Cache 4KB -> Cache地址12bit

数据块 128B -> 块内偏移7bit

主存块号位宽 = 18bit - 7bit = 11bit

Cache块号位宽 = 12bit - 7bit = 5bit

▶ 主存地址格式:



> Cache地址: Cache块号 块内偏移





#### 3. Cache结构及访问原理

- > Cache块由<u>有效位</u>、块标签、数据块组成
  - 有效位 (v): Cache块<u>初始时无效</u>,

缓存主存数据后有效

- 块标签(tag): <u>主存地址</u>的块号
- 数据块 (data): 多个连续的数据单元





### 3. Cache结构及访问原理

- Cache访问原理
  - ① 地址划分分解主存地址
  - ② 命中判断 (tag<sub>mem</sub> == tag<sub>i</sub>) & v<sub>i</sub>
  - ③ 取出数据 使用块内偏移选出数据







#### 4. Cache块的装填&替换

➤ Cache采用**reg型二维数组**作为存储介质

```
      1|reg [?:0] valid;
      // 有效位

      2|reg [?:0] tag [3:0];
      // 块标签

      3|reg [?:0] data [3:0];
      // 数据块
```





#### 4. Cache块的装填&替换

➤ Cache采用<u>reg型二维数组</u>作为存储介质

```
      1|reg [?:0] valid;
      // 有效位

      2|reg [?:0] tag [3:0];
      // 块标签

      3|reg [?:0] data [3:0];
      // 数据块
```

```
v tag 数据块

free_index 
0

i i i

0
```



#### 4. Cache块的装填&替换

➤ Cache采用**reg型二维数组**作为存储介质

```
      1|reg [?:0] valid;
      // 有效位

      2|reg [?:0] tag [3:0];
      // 块标签

      3|reg [?:0] data [3:0];
      // 数据块
```

|  | ٧ | tag | 数据块 |
|--|---|-----|-----|
|  | 1 |     |     |
|  | 1 |     |     |
|  | : | :   | :   |
|  | 1 |     |     |

#### 4. Cache块的装填&替换

➤ Cache采用<u>reg型二维数组</u>作为存储介质

```
      1|reg [?:0] valid;
      // 有效位

      2|reg [?:0] tag [3:0];
      // 块标签

      3|reg [?:0] data [3:0];
      // 数据块
```



- 随机替换策略
  - replace index = LFSR随机数
  - 4个Cache块,需2bit随机数





#### 5. Cache的读状态机

- IDLE: 就绪状态,可以接收读请求
- TAG\_CHK: 检查Cache是否命中
- · REFILL:读取主存,为数据块增加有效位和块标签,再将新的数据块写入Cache存储体





# ICache.v 接口信号

| 名称         | 位宽  | 属性 | 功能描述                                            |
|------------|-----|----|-------------------------------------------------|
| cpu_clk    | 1   | 输入 | 时钟信 <del>号</del>                                |
| cpu_rst    | 1   | 输入 | 复位信号 (高电平有效)                                    |
| 与CPU的接口    |     |    | 与CPU的接口                                         |
| inst_rreq  | 1   | 输入 | CPU的取指请求                                        |
| inst_raddr | 32  | 输入 | CPU的取指地址                                        |
| inst_valid | 1   | 输出 | 指令有效信号 ( <mark>命中信号</mark> )                    |
| inst_out   | 32  | 输出 | 返回给CPU的指令                                       |
| 与总线模块的接口   |     |    | 与总线模块的接口                                        |
| dev_rrdy   | 1   | 输入 | 总线就绪信号( <b>有效时ICache才能发出读请求</b> )               |
| cpu_ren    | 4   | 输出 | 读使能信号(对ICache,取值只能是 <u>4'h0</u> 或 <u>4'hF</u> ) |
| cpu_raddr  | 32  | 输出 | 读主存的地址信号                                        |
| dev_rvalid | 1   | 输入 | 总线返回的主存数据有效信号                                   |
| dev_rdata  | 256 | 输入 | 总线返回的主存数据                                       |



#### 6. Cache的读时序

#### ① <u>读命中</u>





【clk0】CPU发出读请求

【clk1】Cache命中,输出命中信号和指令



#### 6. Cache的读时序

#### ②读缺失





【clk3】CPU发出读请求

【clk4】Cache缺失

【clk5】dev\_rrdy时读主存

【clk8】主存数据返回

【clk9】命中并返回指令



- 1. 理解直接映射Cache的结构及工作原理
- 2. 打开上一个实验的SoC工程,将头文件defines.vh的前两行代码取消注释

```
defines.vh

1 | // `define RANDOM_DELAY
2 | // `define ENABLE_ICACHE

defines.vh

1 | `define RANDOM_DELAY
2 | `define ENABLE_ICACHE
```

- 3. 按<u>实验指导书-实验步骤</u>,粘贴模板代码到ICache.v
- 4. 根据模板代码的提示,完成ICache.v,包括划分主存地址、编写命中判断的组合逻辑、设计状态机,etc.
- 5. 运行功能仿真, 并根据输出的调试信息, 结合仿真波形, 定位错误点



- 5. 运行功能仿真,并根据输出的调试信息, 结合仿真波形,定位错误点
  - ① 修改仿真顶层文件为soc\_simu.v

#### soc\_simu.v

- 1|`timescale 1ns / 1ps
- 2 define TIME\_OUT\_THRESHOLD 160 // 改成320



- 5. 运行功能仿真,并根据输出的调试信息,结合仿真波形,定位错误点
  - ② 修改测试程序为start.dump.coe



- 5. 运行功能仿真,并根据输出的调试信息,结合仿真波形,定位错误点
  - ② 修改测试程序为start.dump.coe
  - > 若使用2018.3以上的版本, 需升级IP核



- 5. 运行功能仿真, 并根据输出的调试信息, 结合仿真波形, 定位错误点
  - ③ 点击 "Run All"运行功能仿真,在soc\_simu\_behav.wcfg中查看波形



- 5. 运行功能仿真, 并根据输出的调试信息, 结合仿真波形, 定位错误点
  - ④ 结合控制台信息进行调试

#### 测试失败



#### 测试通过



- 6. 测试并对比有ICache和无ICache时,SoC运行测试程序的时间,并记录命中率
  - ① 打开ICache,运行仿真,记录程序运行时间

#### defines.vh

- 1 define RANDOM DELAY
- 2 define ENABLE\_ICACHE
- ② 关闭ICache,运行仿真,记录程序运行时间

#### defines.vh

- 1 define RANDOM DELAY
- 2 // `define ENABLE\_ICACHE



### 验收与提交

### • 验收内容

· 课上检查使能ICache的SoC是否通过测试程序: 2.5分

### ・提交内容

• ICache模块的.v源文件: 1.5分

• 实验报告 (按模板完成): 4分

- 将上述文件打包成.zip,以"学号\_姓名.zip"命名提交到作业系统
  - ◆ 注意: **如有雷同,双方均0分!**



# 开始实验

1920

哈 T 大

